描述:
PLC循环更新时间是指从背板总线传输数据的时间或背板总线数据交换的更新时间(总线-ASIC).
必须将PLC循环更新时间与微秒级的实际FM循环时间区分开来。
在最近的版本更新中(固件版本3), PLC循环更新时间被进一步缩短至现在的典型值1.4 -->1.5 毫秒 (最大1.7 毫秒).
手册A.5部分(条目号: 9240171)列出来的仍然是过去的数值。
这些值对应于没有激活诊断和报警处理的与CPU的数据交换。如果激活诊断和报警处理,数据交换的时间将显著增加。大概是原来的10倍。使能报警对于FPGA里的程序处理没有任何影响。
原创文章,作者:ximenziask,如若转载,请注明出处:https://www.zhaoplc.com/plc335703.html